廣東可易亞半導體科技有限公司

      國家高新企業

      cn en

      新聞中心

      CMOS構成AB級輸出電路的辦法以及CMOS AB級輸出電路的結構

      信息來源:本站 日期:2017-08-30 

      分享到:


      基于CMOS的普通的AB級輸出電路


      圖9.24示出一例用CMOS構成AB級輸出電路的辦法。輸出晶體管M,和Mz兩個柵極間并聯銜接著n溝MOS晶體管M3和p溝MOS晶體管M4,加偏置電流Ibias并使ID3+ID4=Ibias。而且,M3和M4的柵極分別加偏置電壓Vbias1和Vbias2。假如輸入電壓Vin降落,那么M3的柵極—源極間電壓VGS3增加,流過M3的電流ID3增加。這時,由于ID4=Ibias-ID3,所以流過M4的電流ID4減少。其結果VSG4減小,A點的電位降低了。

      mos管

      當輸入電壓Vi。上升時,M3的柵極—源極間電壓VGS3減小,流過M3的電流減小。由此,流過M4的電流ID4增加。其結果VSG4增加,A點的電位上升了。


      圖9. 25示出包含了Vbias1和Vbias2的偏置電路在內的AB級輸出電路。

      mos管

      如今假定M3、M5晶體管的尺寸分別與M4和M7的晶體管尺寸相等,剖析在Iout=0的穩定狀態下流過各途徑的電流。假如流過M3和M4的電流相等,那么各自流過Ibias。由于當(W/L)3=(W/L)5時流過M3和Ms 的電流相等,所以VGS3=VGS5。其結果,Vin=VB。由于M2和M6的柵極—源極間電壓變得相等,所以有

      同樣地,由于當(W/L)4=(W/L),時流過M4和M7的電流相等,所以VGS4=VGS7。其結果,VA=VC。由于M1和M8的柵極—源極間電壓變得相等,所以有

      由于假定Jout=0,所以Ipull=Ipush=Iq。由式(9.22)、式(9.23),晶體管的尺寸就設定為




      聯系方式:鄒先生

      聯系電話:0755-83888366-8022

      手機:18123972950

      QQ:2880195519

      聯系地址:深圳市福田區車公廟天安數碼城天吉大廈CD座5C1


      關注KIA半導體工程專輯請搜微信號:“KIA半導體”或點擊本文下方圖片掃一掃進入官方微信“關注”

      長按二維碼識別關注